EM系统所有提交文件重定向 在线手势提交系统.请求作者直接向文章提交 在线手势提交系统相关日志

控制式ader/Scortor电池使用Shannon基础全添加器

索尼卡周比一号拉杰什库马尔保尔2
  1. PG学生设计ECELNCT印度波帕尔
  2. 助理教授ECELNCT印度波帕尔
相关文章at普梅德,学者谷歌

访问更多相关文章电气电子工程高级研究国际杂志

抽象性

本文处理受控加法/减法电池设计,使用香农基全加法并配电晶体管逻辑拟加器只使用14个晶体管实现全加法微风3.1和DSCH2VLSICAD工具与BSIM4模拟分析各种特征分析基础是电耗、延迟和占用面积,论文与前论文比较,我们很好提高参数

关键字

CAS,Shannon定理,Shannonader,BSIM4

I.导 言

近些年来,大多数VLSI应用程序,如DSP和微处理器使用算术操作像加减法高速减面积可使用VLSI设计中不同的逻辑风格[3]逻辑设计有多种类型,每种类型在速度、芯片大小(面积)和分权方面都有自己的利弊[4]趋势必须停止以避免系统级的敲诈打包和热管理成本最终多切换时间会导致电路演化慢得多然而,如果不通过减少晶体管数解决,则可以调低这个阶梯电路中多晶体管可能是冗余的,抽取冗余可降低延时并增速CAS电池设计使用全加法和2输入XOR积存香农定理电路通过冗余消减法可减少晶体管数
香农定理器电路仅使用NMOS,这将削弱内部能力并减少传播延迟分治电路参数分析使用BSIM4分析器计算速度、面积和功率消散

二.完全adder

完全ader是数字系统基本单元有三个输入和两个输出 和承载执行三大输入并生成和承载标准布尔表达式表示法
SUM=ABC+A
CARRY=AB+BC+CA(2)

三.尚农全自动

按照此定理逻辑表达式划分为两个词优先变量设置为1并乘以变量,然后将变量设置为0并乘以逆序可持续重复香农定理
这种方法对乘法晶体管电路设计特别有用香农广义定理可表示函数多变量,f(b0b1b2ybiy
f.b1b2.b.
香农扩展定理
图像显示
表达式(2)和(3)可实现传入晶体管函数fig.1显示,显示香农全加法设计使用传入晶管逻辑[5]
图像显示

四. 支持应用/SUBtractorCELL

数字电路中,加法分量电路能整合或减法数(特别是二分法)。下图2电路整合或减法取决于控制信号并发电路同时演化减法
图像显示
控件输入D并初始运算连接
D=0修改加法执行加法
D=1修改加法减法
a+b后S=A+B执行A-B时,二类补充理论表示逐位反转非门并加1CAS单元可用全加法和XOR门设计因为我们知道XOR门可补充输入图3显示CAS单元图设计DSCH2VLSICAD工具实施
图像显示
图3A和B中,用一位数加法/减法和素承载比和T测试位数对受控加法/减法者行为负责.Sum/Diserence/Browe输出变量显示LED输出和承载验证架构行为模拟结果需要fig 4显示模拟结果
图像显示

V级结实和讨论

设计任务的目的是比较哪位加法将给我们良好的性能,一旦应用进单元香农添加器设计使用65nm对应供应电压0.7V表1显示,从所有参数看,我们设计比其他参数效率更高
微风3.1软件使用图5显示拟CAS单元布局设计图图图图图6模拟布局结果图.图4和图6正在验证我们设计成加法/减法单元格
图像显示
65nm技术用于实施设计,因此上层设计对应供应电压为0.7V,所有参数分析均由微风3.1软件内嵌成的BSIM4分析器完成
图像显示
图像显示

六. 结论

添加电路使用香农定理设计并应用到加法电路设计中拟加法/减法电路提高压强性能比较延迟率和面积效率外加器/减量器电池可分解器使用,因为香农插件设计法使用拟加法器/减法电路可用于DSP电路、分片器和乘法器中,原因是功耗低、传播延迟少和面积小

引用

  1. Owk Prasanth Kumar非存储分量电路使用MSIC基础低能和高能Ander
  2. C.Senthilpari、S.Kavthaa和Jude Joseph使用Shannotadoker20102010年马来西亚梅拉卡
  3. 公元前马尔科维奇尼科立克VGOklobdfija综合通路微信器J.31(2000)pp.991-998KiatsengYeo和Kaushik Roy“低压VLSI子系统低功率McGrawHill发布ISBN0-07-143786-X
  4. R.Zimmermann,W.Fichtner,Low-how逻辑风格:CMOS对转口逻辑,IEEJ固态电路32(7)(1997年)pp1079-1090
  5. IACSIT国际工程技术杂志第2卷2010年6月3号ISSN:1793-8236A香农低功机槽神经网络培训K.Nehru成员IACSIT、Shanmugam博士、S.Deepa和R.Priyadarshini
  6. 焦通和奈拉Jha设计C测试DCVS二分数组1991 pp.134-141
  7. 斯科特CSmith“设计NULL公约自时分解器”,ACM会议程序ESA/VLSI 2004,pp447-453
  8. Goel,S.Kumar,A.Bayomi,M.A.设计使用混合-CMOS逻辑风格设计高能节能全添加器2006卷14,问题12,pp1309-1321
  9. I-Chyn微博春华黄Hwang-Cherng Chow新低压CMOS1-bit全加法过程记录IPEE亚太会议,2002年,pp2124
  10. M.阿利奥托Palumbo,“分析并比较子微技术全加块”,IEE交易VLSI系统VOL10号6DEC2002年
  11. 东南汉厄尔ESwartzlander设计Radix4SRT分解器深入子克隆CMOS技术单精度DSPpp.236-241
  12. .Th.施瓦兹巴赫Brutscheck1,O.Schwinge,J.B.Foley“表2n111的即时分分解结构”,爱尔兰信号系统大会2000年,爱尔兰都柏林,pp368-375,2000年6月
  13. 唐纳德ANeamen“微电子学:电路解析设计”第三国际版,ISBN007-125443-9,2007年,pp137-
  14. Wai-Kai Chen“VLSI手书二版”CRC出版社Taylor & Francis Group2007
  15. 阿利奥托M加泰罗尼亚州和PalumboG(2007年)。混合全加方位高性能低功率算术电路微电子学杂志38(1)和130-
  16. 阿里托M和PalumboG(2002年)。分析并比较全加块IEE交易VLSI10(6)806-823
  17. G Ramana Murthy C.森提尔帕里市Velrajkumar,LimtienSzea新奇设计多路机全加单元8号6(2013)764-777