所有提交的EM系统将被重定向到网上投稿系统.作者被要求将文章直接提交给网上投稿系统各自的日志。

研究文章雷竞技app下载苹果版

128位进位选择加法器,具有较小的面积和延迟

摘要

在超大规模集成电路(VLSI)系统设计中,低面积、延迟和功率的设计构成了最大的系统。进位选择加法器(CSLA)是比较所有常规加法器执行算术运算的最快加法器之一。从CSLA的结构上看,它有减小面积和延时的空间。在对16位、32位和64位CSLA (Carry Select Adder)架构进行改进的基础上,开发了CSLA (Carry Select Adder)架构,并与常规CSLA架构进行了比较。进位选择加法器(CSLA)可以通过Ripple进位加法器实现。与常规的128位CSLA相比,所设计的128位CSLA减少了更多的延迟和面积。改进的进位选择加法器在面积、时延和功耗方面都有较好的提高。

M.CHITHRA, G.OMKARESWARI

阅读全文下载全文|访问全文

全球科技峰会