ISSN在线(2319 - 8753)打印(2347 - 6710)
回顾在低功率压缩机高速运算电路
乘数是一个关键的硬件模块在大多数数字和高性能系统如FIR滤波器,数字信号处理器(dsp)、微处理器等,华莱士树乘数是基于树的一个改良版本的乘法器架构。它使用2节,5:2压缩机和携带选择加法器(CSA)减少延迟和功耗。在传统的方法中,10 t XNOR结构用于全加器的设计。在该方法中,3 t XNOR门细胞用于全加器的设计。使用这个3 t XNOR技术,2压缩机设计和5:2压缩机的设计提出了唱3 t XNOR技术导致8 t全部加法器的设计减少了晶体管数相比传统的完整方案。因此该压缩机可以显著降低功耗。在这篇文献回顾中,各种算术电路的架构和设计进行了讨论。
湿婆萨勃拉曼尼亚R, Suganya Thevi T2 Revathy M阅读全文下载全文