ISSN在线(2319 - 8753)打印(2347 - 6710)
加法器设计使用QCA技术领域延迟有效
本文提出了一种新的128位QCA加法器。它实现了速度性能高于所有现有的方案。它减少QCA细胞的数量比之前的证词的设计。提出QCA加法器的设计是基于新算法,只需要三个多数盖茨和两个逆变器QCA加法。面积的必要性QCA蛇相当廉价的RCA和CFA建立。小说加法器的RCA的方式操作,但它可以通过一系列传播携带信号的级联毫克significally低于传统的RCA。此外,由于采用了基本的逻辑和布局方法,所需要的时钟周期数完成解释是有限的。随着晶体管尺寸减少更多他们可以容纳自己的死,从而增加芯片的计算能力。另一方面,晶体管无法找到比他们现有的规模小得多。QCA方法代表了一种可能的解决方案在克服这个物理极限,即使在QCA逻辑模块的设计永远是不简单的。
R。Nithiyanandham, S。查尔斯•Lekonard U。Duraisamy,副总裁Ahmeed作出贡献,V。M Navaneethakrishnan