ISSN在线(2278 - 8875)打印(2320 - 3765)
一个高效的PCI总线架构的设计
在一些嵌入式系统的应用,数字互联组件需要灵活的权力和区域的设备。也需要一个总线宽度与几个64位和32位版本不同频率(例33 MHz或66 MHz)。PCI总线是用于连接计算机的硬件设备。而不是使用不同的公共汽车在计算机,它可以使用单总线与多路复用总线宽度不同的频率。为了解决这个问题,设计基于FPGA的PCI总线与这些需求。通过分析PCI总线,自顶向下的方法适用于在PCI总线与几个功能模块。也使用主和目标作为协处理器的设备有限状态机使用VHDL语言编程和详细结构有助于减少功耗。选择带宽和频率,使用单独的多路复用模块。通过对试验台的分析和合成报告将证明功耗的总线完成要求的基础上,利用寄存器,CLB和人字拖和帮助设计双频率。
Amit Sanjayrao Mamidwar Vrushali g . Raut