ISSN在线(2278 - 8875)打印(2320 - 3765)
分析合成问题设计DSP设备
探讨相关问题的综合设计的DSP器件FPGA。高水平的代码用于合成输入,硬件描述语言(VHDL)。设计是否synthesizable背后的核心问题是,使用HDL库和数据类型。所有的问题和解决方案的说明使用32点快速傅里叶变换。一开始,IEEE定点包(fixed_pkg)用于设计FFT-32然后整个逻辑设计使用单一的IEEE的包(STD_LOGIC_1164)绝对是synthesizable FPGA。实现DSP算法使用“STD_LOGIC_1164”,“真实类型的数据结构由一系列比特表示,这是“bit_vector”。算法对真实类型加法、减法和乘法开发使用数组的实现复杂的功能和真正的算术。通过这个设计方法完成DSP算法实现synthesizable和可以实现非常高的精确度
阿卡什Verma狗屁意大利广播电视公司