ISSN在线(2278 - 8875)打印(2320 - 3765)
BP冷杉滤波器实现FPGA使用完全平行和DA架构
区域被一个FIR(有限脉冲响应)滤波器增加过滤器的顺序增加。这是由于增加的乘数相比实现MAC(乘法和积累)结构。提出一种有效的设计BP冷杉过滤的实现FPGA(现场可编程门阵列)使用DA(分布式算术)体系结构。DA代替乘数的附近地区(查表),蛇和移位寄存器。因此优化资源利用是可行的,为充分利用附近地区触发器数量增加。除了DA技术采用级联处理的数据。因此吞吐量的增加可以增加管线式阶段。verilog代码开发提出设计在Xilinx ISE 14.4。后来ISim模拟器上模拟。然后在FPGA上实现Virtex 5和验证使用Chipscope Pro。 Later the design is optimized for time, area and power. Design of FIR filter on FPGA has practical applications in high speed DSP computations, communication and image processing applications
Kavya Jyothi。B, K.B.博士Shivakumar Dr.M.Z。伊姆兰教授库里,拉希德