ISSN在线(2278 - 8875)打印(2320 - 3765)
设计和64点FFT处理器的FPGA实现
在本文中,我们的目标是对细节的知识和技术,可以帮助电子电路的设计开发和优化自己的IP在合理的时间。出于这个原因,我们建议优化现有的低成本FPGA实现FFT算法。为此,我们使用短长度结构来获得更高的长度转换。事实上,我们可以通过使用log4获得VLSI结构(N) 4点FFT算法构造N-point FFT比(N / 8)日志(N) 8“FFT算法。此外,两种技术用于产生与VLSI架构。首先,修改radix-4 FFT处理一个样本每个时钟周期。其次,内存是共享的,分为4部分,以降低资源消耗和提高整体延迟
g . Krishna Rao T.Sridhar Bighneswar熊猫