ISSNONLINE(2320-9801)PINT (2320-9798)
高速64位乘积器单元使用FPGA
本文中高速MAC单元设计基于Vedic乘法mac常用应用像FFT变换、卷积和关联等数字信号处理mac基础硬件模块首设计乘法块论文64比特MAC减少延迟并加速系统erilog-HDL编译和XILINXISE14.5工具合成模拟
Dipika Chauhan教授金嘉尔Vagadia教授基里特派特尔
阅读整条下载全文章