在线刊号(2278-8875)印刷版(2320-3765)
使用吠陀数学的32位多路器设计与实现
本文利用吠陀数学的ROM方法,提出了一种新的乘法器结构。这种乘法器的结构类似于常系数乘法器(KCM)。然而,对于KCM,一个输入是固定的,而所提出的乘数可以乘以两个变量,三个变量等等。所提出的32位乘数是在Spartan xc5s500e III FPGA上实现的,与32位情况下的Array multiplier和Urdhava multiplier相比,它速度快,功耗低。
S Venkateswara Reddy
阅读全文下载全文|访问全文