ISSN在线(2278 - 8875)打印(2320 - 3765)
设计和实现的8位SAR ADC Built-in-Self——校准和Digital-Trim技术
逐次逼近寄存器(SAR)拓扑结构可能是一个CMOS技术最受益的进化,和现在是一个强大的竞争对手和其他架构管道、中分辨率中速adc,和低分辨率的flash,高速adc。在此系统中,提出了SAR ADC具有非常低功耗背景校正技术,不断抹杀了comparator抵消和ADC的电源电压范围内运行。这种方法允许比较器实现与小的晶体管,降低了能耗。此外,作为一个连续的校准程序,它是自动适应的变化过程中,电压和温度(PVT)。操作与电源电压为低mV与现有的方法相比,接近晶体管的阈值电压V, ADC采用当地电压提高的MOS开关。为了避免这种TH的解决方案是一个强有力的处罚可用面积/功率预算,一个升压器(VB)采用以最小的复杂性。
B.Vidya、G.Gowrilakshmi P.Sasikumar