ISSN在线(2278 - 8875)打印(2320 - 3765)
设计和实现的VLSI 8位收缩压阵列乘法器
乘法运算是数学中最常用的操作。使用整数乘法通常在现实世界中,和二进制乘法是基本的乘法用于整数乘法。收缩算法是一种有效的算法来执行二进制乘法。收缩压数组是一个安排的处理器在一个数组数据流同步在邻居之间的数组,通常用不同的数据在不同的方向流动。每个处理器在每个步骤需要在数据从一个或多个邻居(例如北部和西部),处理它,在下一步中,输出结果相反的方向(南部和东部)。目前的工作是集中在开发用Verilog HDL硬件收缩期乘数模型(硬件描述语言)作为一个平台。设计模拟使用modelsim仿真器和合成的3 FPGA板。
Khumanthem Devjit辛格Jyothi