在线刊号(2278-8875)印刷版(2320-3765)
基于功率门控技术的MTCMOS电路设计与功率优化
目前,功耗已成为实现任何一种数字电路的最重要的标准。在计算特定数字电路输出的有效值时,我们可以使用缩放的概念。但是,在增加结垢过程的同时,可能会有泄漏电流的损失。由于漏电流,功率的使用(功率损耗)增加。为了消除这些类型的泄漏电流,我们将使用“功率门控技术”。通过使用电源门控技术,我们还可以提供更好的电源效率。在本文中,我们将在低功耗VLSI设计技术的帮助下,分析使用不同类型功率门控电路的数字电路。采用纳米技术,不同的数字功率门控电路可以得到不同的效果。整个过程可以使用微风布局编辑器和D. Sch(数字原理图)实现和模拟。
Velicheti Swetha, S Rajeswari