蛇是执行加法操作的数字电路。有各种类型的加法器结构如脉动进位加法器(RCA),携带向前看加法器(CLA),携带选择加法器(里昂证券),携带保存加法器(CSA),跳跃进位加法器,增加加法器等等。里昂证券是两种类型的线性携带选择加法器(LCSLA) &平方根携带选择加法器(SQRT里昂证券)。设计一个高效的加法器电路面积而言,力量和速度是在现代VLSI设计领域具有挑战性的任务。摘要性能分析等不同的加法器结构RCA, CLA, LCSLA和SQRT里昂证券进行了,然后提出了一种异构加法器结构构成的四个不同的子均匀小蝰蛇(RCA, CLA LCSLA和SQRT里昂证券)。异构加法器结构用于演示的速度和面积之间的权衡。在本文中,所有的加法器结构即。、RCA、CLA LCSLA和SQRT里昂证券是设计和相互比较的延迟和面积。然后通过使用16位大小的均匀加法器结构不同的异构加法器结构设计。不同异构加法器结构相互比较的延迟(ns)和地区(附近地区的数量)。 All the adder structures are designed using VHDL with the help of ISE Xilinx design suite 14.2 and functionally simulated using ISIM simulator. All the designs are to be synthesized using Xilinx XST synthesizer.