在线刊号(2278-8875)印刷版(2320-3765)
基于FPGA的IEEE-754双精度浮点加法器设计
由于浮点数具有动态表示能力,并且可以用有限位数表示大范围的数字,因此浮点数在科学应用领域中得到了广泛的应用。浮点算术单元是专门为浮点数运算而设计的,是二进制应用领域中任何计算系统中最常见的部分之一。浮点加法是最常见的浮点运算,因此浮点加法器是信号处理和嵌入式平台中至关重要的组件。本文综述了在fpga上实现双精度浮点加法器的不同算法/技术的相关工作。根据综述论文,基本设计处理浮点加法器的实现,建议设计处理延迟优化。
Adarsha KM, Ashwini SS, MZ Kurian博士