所有提交的电磁系统将被重定向到在线手稿提交系统。作者请直接提交文章在线手稿提交系统各自的杂志。

研究文章雷竞技app下载苹果版

基于故障免费选通控制数控延时线

文摘

组合电路设计是故障免费NAND-based数控延迟线中(DCDL)提供一个故障问题,可能会限制他们的使用在许多应用程序中。故障自由控制基于数控延迟线路克服这个限制,开放使用的故障免费NAND-based DCDLs在范围广泛的应用程序。提出的基于故障自由控制数控延迟线路维护相同的分辨率和最小延迟先前提出的故障免费NAND-based DCDL。这种分析后,三个驱动电路延迟控制位也提出了。提出DCDLs设计在90 nm CMOS技术。仿真结果表明,新的电路导致最低的决议,有点恶化的最小延迟对前面提出的DCDL最低的延迟。模拟也确认开发了故障模型和分级策略的正确性。示例应用程序,提出了DCDL是用来识别一个Alldigital扩展频谱时钟发生器(SSCG)。的使用提出DCDL绝对在这个电路可以减少峰使用三态输出抖动对SSCG DCDLs逆变器。

V.Chanakya, K.S.Murugesan

阅读全文下载全文|访问全文