ISSN在线(2278 - 8875)打印(2320 - 3765)
双精度浮点乘法器的FPGA实现
乘法是一个常见的算术运算的数字信号处理(DSP)计算。提出设计的实现是一个ieee - 754双精度浮点乘法器,相比哪个更好一个精密乘数[1]由于其广泛的动态范围和精度。一个双精度乘数是使用12.4 Xilinx ISE设计工具和设计验证是Xilinx Vertex-4 ML403平台处理溢出,下溢病例和截断模式。乘法器输出的综合模拟和分析使用Xilinx ISim模拟器和试验台是生成一个输入刺激写的
一个。Keerthi, K.V.Koteswararao
阅读全文下载全文|访问全文