在线刊号(2278-8875)印刷版(2320-3765)
利用变体偏压技术降低逻辑电路漏电功率
泄漏功耗已成为总功耗中最主要的因素之一,但根据摩尔定律,它每两年翻一番。根据ITRS,泄漏功耗可能会主导总功耗[1]。通过降低阈值电压,可以显著降低漏电功率中的漏电。我们提出了一种新的降漏技术,称为“变体偏置保持器”,它既适用于一般逻辑电路,也适用于存储器。我们的SSVBB方法在保留逻辑状态的同时节省了漏电功率。与传统方法一样,我们的方法可以采用双Vth技术,降低漏功率与面积和延迟开销。
Anjana R和Ajay K Somkuwar
阅读全文下载全文|访问全文