在线刊号(2278-8875)印刷版(2320-3765)
通用CSLA的改进体系结构设计
进位选择加法器(CSLA),提供了最快的添加性能之一。从CSLA的结构来看,CSLA显然有减小面积和功耗的空间。最近提出了一种新的CSLA加法器,它能在保持低功耗和小面积的同时执行快速加法。在此基础上开发了8-、16-、32-和64-b平方根CSLA (SQRT CSLA)体系结构,并与常规的SQRT CSLA体系结构进行了比较。本工作主要是实现128位低功耗、高效面积进位选择加法器。与常规的SQRT CSLA相比,所提出的设计减小了面积和功率,仅略微增加了延迟。这项工作评估了所提出的设计在延迟、面积、功率和产品方面的性能,并通过0.18- mμ CMOS工艺技术的定制设计和布局进行手工设计。结果分析表明,该CSLA结构优于常规的SQRT CSLA结构。所提出的设计是使用verilog HDL开发的。利用Xilinx ISE模拟器进行综合和仿真,并使用modelsim进行验证。
Shaik。菲罗兹·巴沙,普拉文·库马尔,P。Yugender