在线刊号(2278-8875)印刷版(2320-3765)
采用有源PI滤波器的NRZ DPLL CMOS频率合成器
本文演示了一个CMOS频率合成器的设计,其主要目的是测试设计者的高速、混合信号CMOS电路的设计能力。行码是用适合基带传输的脉冲波形表示数字序列的技术。NRZ或不归零是一种重要的线编码方法。NRZ脉冲具有全比特持续时间。在传统的无电流压控电路中,我们得不到方形波形。因此,传统的无电流压控振荡器不能用于NRZ线编码,必须使用输出波形为方波的压控振荡器进行NRZ编码。采用这种新型无电流CMOS压控振荡器设计了一种DPLL。此外,该DPLL设计用于在VCO生成一个8.33Mbits/s的时钟,中心频率为NRZ数据格式。本文提出的DPLL采用异或鉴相器降低抖动噪声,反馈回路采用两级除法进行频率合成。DPLL采用有源PI滤波器设计。
Krishna Kant Singh, Akansha Mehrotra