所有提交的EM系统将被重定向到网上投稿系统.作者被要求将文章直接提交给网上投稿系统各自的日志。

研究文章雷竞技app下载苹果版

利用比较器设计VLSI电路的低功耗设计综述

摘要

在最近十年中,简单到高级转换器(adc)的低功耗和快速规划一直是一个测试问题。串行连接的速率改进和不断上升的通信进步使许多分析人员倾向于改变力和速度的决定。监督这些细节的重要组成部分是比较器。在目前的超大规模集成电路(VLSI)计划中,晶体管的测量和缩放有着举足轻重的作用。有两个非常基本的强迫,这需要真正考虑到VLSI芯片创造者的快速和低功耗。随后,本文在45nm CMOS中展示了一种8位3g /秒的简单到高级转换器(ADC),用于低功耗和快速框架片上(Soc)应用。

Uttam Kumar, Ashish Raghuwanshi

阅读全文下载全文|访问全文

全球科技峰会