在线刊号(2320-9801)印刷刊号(2320-9798)
利用比较器设计VLSI电路的低功耗设计综述
在最近十年中,简单到高级转换器(adc)的低功耗和快速规划一直是一个测试问题。串行连接的速率改进和不断上升的通信进步使许多分析人员倾向于改变力和速度的决定。监督这些细节的重要组成部分是比较器。在目前的超大规模集成电路(VLSI)计划中,晶体管的测量和缩放有着举足轻重的作用。有两个非常基本的强迫,这需要真正考虑到VLSI芯片创造者的快速和低功耗。随后,本文在45nm CMOS中展示了一种8位3g /秒的简单到高级转换器(ADC),用于低功耗和快速框架片上(Soc)应用。
Uttam Kumar, Ashish Raghuwanshi